Счетчики с произвольным коэффициентом пересчета
Построение счетчиков с произвольным коэффициентом счета. Делитель частоты. Коэффициент кратности (деления) - коэффициент счета. Делители с постоянными и переменными коэффициентами деления. Исключение избыточных, начальных (главных) состояний счетчиков.
Рубрика | Коммуникации, связь, цифровые приборы и радиоэлектроника |
Вид | лекция |
Язык | русский |
Дата добавления | 09.09.2017 |
Размер файла | 64,2 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Размещено на http://www.allbest.ru/
Лекция: Счётчики с произвольным коэффициентом пересчёта
Содержание
Введение
1. Общие сведения
2. Делители с постоянными коэффициентами деления
3. Делители с переменными коэффициентами деления
Заключение
Введение
Учитывая возможность построения счётчиков с произвольным коэффициентом счёта можно создавать схемы производящие деление числа импульсов. Таковыми являются счётчики-делители.
1. Общие сведения
счетчик частота делитель кратность
Рассмотренные в прошлой лекции счётчики имеют коэффициент пересчёта КСЧ=М=2n. Если на вход такого счётчика подавать последовательность импульсов, то на выходе старшего разряда будет появляться логическая 1, только через 2n входных импульсов, т.е. можно сказать что счётчик в данном случае является делителем частоты с коэффициентом деления 2n.
Делитель частоты - это устройство (цифровой узел) предназначенное для деления числа входных импульсов или частоты их следования на заданный коэффициент.
Другими словами, делитель - счётчик, частота импульсов на выходе которого кратна частоте импульсов на входе.
Коэффициент кратности (деления) называется коэффициентом счёта.
Ксч = Nвх/Nвых
Классификация.
По конструкции (базовым элементам):
делители на двоичных счётчиках;
делители на десятичных счётчиках;
делители на регистрах сдвига;
делители на кольцевых регистрах.
По коэффициенту деления:
делители с постоянными коэффициентами деления;
делители с переменными коэффициентами деления:
а) делители с целыми коэффициентами деления;
б) делители с дробными коэффициентами деления.
Условное обозначение.
Рис. 1
Устройство.
Делитель строиться на основе двоичных или десятичных счётчиков или регистров, на выходе подключается дешифраторное устройство.
Простейшим случаем в основе делителя лежит n-разрядный, двоичный асинхронный счётчик.
Принцип построения делителя с коэффициентами счёта <2n заключается в исключении у счётчика лишних состояний.
L=2n-KСЧ.
2. Делители с постоянными коэффициентами деления
Способы построения схем делителей (пересчётных устройств) с постоянным коэффициентом деления.
Исключение последних (избыточных) состояний счётчиков.
Исключение начальных (главных) состояний счётчиков.
Схема делителя с исключением последних состояний.
Устройство: В состав такого делителя входят n-разрядный асинхронный счётчик на Т-триггерах с установленными RS входами, имеющий на выходе дешифратор входа с заданными коэффициентами счёта, меньшими чем 2n и одним выходом.
Коэффициент счёта в данном счётчике КСЧ от 0 до2n
Рис. 2
В исходном состоянии во всех разрядах счётчика записаны 0. С поступлением на вход схемы счётных импульсов состояние счётчика увеличивается до КСЧ<2n. После поступления на вход счётчика КСЧ -го импульса срабатывает дешифратор и формирует на выходе сигнал 1, который поступает на R входы и обнуляет счётчик. Затем повторяется цикл счёта от 0 до К. Как видим, старшее состояние счётчика от КСЧ+1 до КСЧ =2n исключается из цикла работы. Для предупреждения ложного срабатывания на вход S всех триггеров поступает логический 0.
Схема делителя с исключением начальных состояний
В основе такого делителя лежит асинхронный суммирующий счётчик на JK триггерах с инверсными установочными RS входами. Минимальное количество триггеров в счётчике должно удовлетворять требованию:
2n-1<K<2n.
Так, если необходимо построить счётчик с коэффициентами пересчёта КСЧ= 10 следовательно n=4. Наибольший коэффициент счёта в данной схеме КСЧ наиб = 16. Тогда для нашего случая лишними являются 6 состояний: от 0 до 5.
В данной схеме, кроме счётчика, в качестве дешифрирующего устройства используется элемент «И-НЕ».
Исходным состоянием при работе данного делителя является 610=01102. По мере поступления счётных импульсов на вход номер состояний счётчика изменяется от 6 до 16. Затем, очередной импульс переводит счётчик в 0, а на вход элемента «И-НЕ» DD1 поступает 1. 0 с выхода DD1 через инверсные входы S триггеров второго и третьего разрядов устанавливает эти разряды в 1 (в исходное состояние). Так, в конце цикла счёта в счётчике сразу же обеспечивается ненулевое начальное состояние 610=01102. Далее работа повторяется.
Таким образом, нулевое состояние разрядов является промежуточным. Оно существует в течении короткого времени и используется в качестве признака для выработкаи сигнала обратной связи.
Рис. 3
Вывод: В делителе с постоянными коэффициентами деления коэффициент пересчёта задан жёстко на схемном уровне.
3. Делители с переменными коэффициентами деления
Счётчики с коэффициентом счёта КСЧ=2n могут быть использованы для построения пересчётных схем с переменным коэффициентом пересчёта КСЧ<2n - делителей с переменным коэффициентом деления (ДПКД).
ДПКД позволяет получить коэффициент деления через 1. Например, 3-х разрядный ДПКД позволяет получить коэффициент деления от 1 до 999. Рассмотрим работу такого делителя, учитывая, что коэффициент деления равен 537.
Делитель строится на базе трёх декадных счётчиков и дополнительных элементов умножения. В этом счётчике есть выход, на котором появляется 1, когда счётчик перейдёт в состояние 10.
Рис. 4
Работа.
Делитель имеет три декады:
1. Декада единиц - переключается каждым импульсом.
2. Декада десятков - переключается каждым десятым импульсом.
3. Декада сотен - переключается каждым сотым импульсом.
Элементы DD1, DD2, DD3, DD4 играют роль дешифратора.
Так, например для нашего случая, на выходе DD1 будут 1 только тогда, когда первая декада установит цифру 7 (цифру 1 заданного коэффициента деления). Элемент DD2 выдаст 1 только тогда, когда на его входах будет тройка (число, соответствующее десятичным заданным коэффициентам деления). Элемент DD3 устанавливает единицу, когда на выходе третьей декады будет 5, т.е. число, соответствующее сотням коэффициента деления. Затем 1 с элементов DD1, DD3 умноженным элементом DD4 и на выходе подаётся 1, один раз на 537 импульсов (КДЕЛ). Эта 1 обнуляет все декадные счётчики.
В аппаратуре связи и управления коэффициенты деления задаются с помощью десятичных позиционных переключателей. Эти переключатели осуществляют коммутацию элементов DD1-DD3.
В современной аппаратуре используется делителей с переменным дробным коэффициентом деления ДДПКД. Дробный коэффициент пересчёта достигается за счёт использования декад долей 1-ц, 10-ов, 100-н и т.д. Кроме того, в процессе работы осуществляется усреднение целочисленных коэффициентов деления путём периодического использования то КДЕЛ, то КДЕЛ+1.
Вывод: В делителе с переменным коэффициентом деления коэффициент пересчёта не задан жёстко на схемном уровне.
Заключение
Делитель - это счётчик, информация с которого снимается со старшего разряда и который обнуляется после поступления на него заданного числа импульсов.
Наиболее широко применяется делитель с переменно-дробным коэффициентом деления.
Литература
Л1. Е.П.Угрюмов «Цифровая схемотехника», Санкт-Петербург, 2000г. с. 157-162
Л2. Ю.Ф.Опадчий, О.П.Глудкин, А.И.Гуров «Аналоговая и цифровая электроника», М.-Горячая линия- Телеком, 2000г. с. 599-600
Л4. Ю.А.Браммер. И.Н.Пашук «Импульсные и цифровые устройства», М.-Высшая школа, 1999г. с. 250-253
Л5. Б.А.Калабеков «Цифровые устройства и микропроцессорные системы», М.: «Горячая линия - телеком», 2000 г. с. 139-143
Л6. В.Н.Маркелов и др. «Основы вычислительной техники комплексов радиоэлектронного оборудования», 1990г. с. 162-164
Размещено на Allbest.ru
Подобные документы
Принципы работы счетчика двоичных чисел, методика синтеза счетчиков-делителей. Построение функциональной и принципиальной схем. Схема счетчика-делителя с коэффициентом деления 48. Применение счетчиков на интегральных схемах со средней степенью интеграции.
курсовая работа [295,0 K], добавлен 14.11.2017Понятие и функциональные особенности электронных счетчиков, их классификация и разновидности, отличительные особенности: асинхронные и синхронные. Условия использования счетчиков с произвольным коэффициентом счета. Разработка логического устройства.
курсовая работа [1,2 M], добавлен 21.09.2016Понятие и назначение счетчика, его параметры. Принцип построения суммирующего и вычитающего счетчика. Универсальность реверсивного счетчика. Счетчики и делители с коэффициентом пересчета, отличным от 2n. Счетчики со сквозным переносом (разные триггеры).
реферат [2,0 M], добавлен 29.11.2010Принципы построения делителя частоты цифровых сигналов, составные части асинхронного и синхронного счетчиков. Разработка и обоснование функциональной схемы устройства. Расчет элементов, выходных параметров схемы, однополярного блока питания для счетчика.
курсовая работа [1,0 M], добавлен 28.06.2012Логическое, схемотехническое и топологическое проектирование делителя частоты с переменной скважностью выходного сигнала, маршрут его изготовления. Разработка технологического маршрута изготовления КМОП ИС. Электрохимическое осаждение плёнок пермаллоя.
дипломная работа [2,5 M], добавлен 26.07.2017Виды счетчиков - последовательных устройств для счета входных импульсов и фиксации их числа в двоичном коде, их статические и динамические параметры. Схемотехническое моделирования TV-триггера, инвертора и буфера. Динамические характеристики вентилей.
курсовая работа [5,4 M], добавлен 04.02.2011Разработка структурной схемы проектируемого модуля. Описание генератора опорной частоты, подбор делителя частоты, мультиплексора. Общая погрешность коммутации сигналов. Моделирование работы счетчиков–делителей в среде Electronics Workbench 5.12.
курсовая работа [1,0 M], добавлен 15.06.2011Изучение структуры и алгоритмов работы асинхронных и синхронных триггеров. Суммирующие и вычитающие счетчики. Изменение коэффициента пересчета счетчиков. Временные диаграммы работы суммирующего счетчика. Логические сигналы на прямом и инверсном выходах.
лабораторная работа [614,9 K], добавлен 20.06.2011Параметры делителя частоты. Теоретическое обоснование схемного решения. Асинхронный двоичный счетчик в качестве делителя частоты. Упрощенная структурная схема делителя. Ввод коэффициента деления. Составление электрической принципиальной схемы устройства.
курсовая работа [1,2 M], добавлен 08.01.2013Структурная схема дискретного устройства. Основное назначение делителя частоты. Синтез счётчика с параллельным переносом и коэффициентом счёта. Генератор прямоугольных импульсов. Реализация преобразователя кодов на базе программируемо-логических матриц.
курсовая работа [5,6 M], добавлен 22.01.2016