Метод моделирования сбоев оперативной памяти FPGA внесением дефектов на уровне регистровых связей
Характеристика способов моделирования сбоев оперативной памяти FPGA. Обоснование целесообразности использования методов моделирования с внесением дефектов. Описание логики функционирования и алгоритма реализации предложенного метода на языке VHDL.
Рубрика | Коммуникации, связь, цифровые приборы и радиоэлектроника |
Вид | статья |
Язык | русский |
Дата добавления | 28.02.2016 |
Размер файла | 535,4 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
HTML-версии работы пока нет.
Cкачать архив работы можно перейдя по ссылке, которая находятся ниже.
Подобные документы
Схема записи и считывания из оперативной памяти. Основные элементы двунаправленного регистра. Схемотехническое моделирование MC-9 GUAP Edition. Применение макроопределений (макросов) в процессе моделирования. Обеспечение помехоустойчивости плат.
курсовая работа [516,2 K], добавлен 09.04.2016Разработка и унификация аналоговых и импульсных интегральных схем. Сущность экспериментального моделирования. Описание математического моделирования. Программа моделирования работы схемы содержит ряд типовых подпрограмм. Оптимизация схемы (модели).
реферат [1006,5 K], добавлен 12.01.2009Среднее время и вероятность безотказной работы. Гамма-процентная наработка до отказа. Краткое описание метода моделирования на ЭВМ отказов элементов. Решение задачи на ЭВМ и описание используемых операторов. Аналитический расчет показателей надежности.
курсовая работа [38,9 K], добавлен 12.06.2010Изучение методов проектирования, расчета и моделирования усилителей с использованием САРП. Расчёт коэффициента усиления напряжения разомкнутого усилителя. Выходной, входной каскад и расчет емкостных элементов. Коэффициент усиления и цепь обратной связи.
курсовая работа [327,1 K], добавлен 05.03.2011Сравнительный анализ программных средств схемотехнического моделирования цифровых устройств. Анализ функциональной памяти типа FIFO, LIFO в микропроцессорах, разработка укрупненной структуры и принципиальной схемы. Имитатор управляющих сигналов.
дипломная работа [2,3 M], добавлен 25.09.2014Разработка модулей памяти микропроцессорной системы, в частности оперативного и постоянного запоминающих устройств. Расчет необходимого объема памяти и количества микросхем для реализации данного объема. Исследование структуры каждого из блоков памяти.
контрольная работа [1,3 M], добавлен 07.07.2013Предназначение связи на пожаре. Характеристика и сущность структурной системы оперативной связи гарнизона пожарной охраны. Выбор основных технических средств проводной, оперативной, радиопоисковой связи. Схемы размещения средств связи во время пожара.
контрольная работа [726,1 K], добавлен 20.02.2012Программа взаимодействия процессора со специализированной микросхемой ОЗУ в рамках адресного пространства меньше 12 Кбайт. Описание работы принципиальной схемы. Расчет задержек, создаваемых микросхемами и тока потребления. Временные диаграммы работы.
курсовая работа [812,3 K], добавлен 26.12.2012Основные понятия теории клеточных автоматов, анализ программных и аппаратных реализаций. Разработка методов синтеза и логического проектирования модулей сигнатурного мониторинга. Программа моделирования сетей клеточных автоматов на языке Delphi.
дипломная работа [1,9 M], добавлен 06.06.2011Основные методы проектирования и разработки электронных устройств. Расчет их статических и динамических параметров. Практическое применение пакета схемотехнического моделирования MicroCap 8 для моделирования усилителя в частотной и временной областях.
курсовая работа [2,8 M], добавлен 23.07.2013