Счетчики и сдвиговые регистры
Исследование алгоритмов работы последовательных логических схем. Построение и диагностика схем двоично-десятичного четырехразрядного реверсивного счетчика и четырехразрядного универсального сдвигового регистра с заданными коэффициентами пересчета.
Рубрика | Коммуникации, связь, цифровые приборы и радиоэлектроника |
Вид | лабораторная работа |
Язык | русский |
Дата добавления | 17.12.2014 |
Размер файла | 203,9 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Размещено на http://www.allbest.ru
МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ
КОМИТЕТ ОБРАЗОВАНИЯ И НАУКИ КУРСКОЙ ОБЛАСТИ
ОБОУ СПО «КУРСКИЙ ТЕХНИКУМ СВЯЗИ»
ОТЧЕТ ПО ЛАБОРАТОРНОЙ РАБОТЕ №8
по дисциплине: «Технология физического уровня передачи данных»
на тему: «Счетчики и сдвиговые регистры»
Курск 2014
Цель работы: Изучить алгоритмы работы последовательных логических схем, научиться строить счетчики с заданным коэффициентом пересчета.
Отчет
логический схема счетчик регистр
1. Счетчик 74190.
1.1. Выбираю из библиотеки Digital (библиотека Counter) интегральную схему счетчика 74190 (Sync BCD Up/Down Counter).
Схема представляет собой двоично-десятичный четырехразрядный реверсивный счетчик с предустановкой. Питание микросхемы: 8 (GND) - общий провод, 16 (VCC) - Uпит. Счетчик содержит: выходы QA, QB, QC и QD. Вход U/D' использую для прямого и обратного счета («0» прямой счет, «1» - обратный счет). На входе МAX/MIN появляется «1» после достижения кода 9 или 0 при прямом и обратном счете соответственно. Вход RCO' является инверсным входу МAX/MIN (в схеме вход RCO' не использую). А, В, С и D - входы предустановки, на которые подаются «0» или «1» для задания соответствующего кода. Вход LOAD' используется для установления на выходах Qi значений входов ABCD (LOAD'= 0). При LOAD'=1 происходит счет от установленного кода. Вход CTEN' использую для остановки счетчика во время счета (CTEN' = 0 - счет, CTEN' = 1 - остановка). Работа интегральной схемы счетчика осуществляется по переднему фронту перепада 0-1 на входе CLK.
1.2. Собираю схему счетчика, на вход CLK от генератора слова задаю последовательность импульсов 1-0. На выход MAX/MIN подключаю светодиод:
Проверяю его работу.
2. Четырехразрядный универсальный сдвиговый регистр 74194.
2.1. Выбираю из библиотеки Digital интегральную схему сдвигового регистра 74194 (4 - bit Bidrectional).
Питание микросхемы: 8 (GND) - общий провод, 16 (VCC) - Uпит. Регистр имеет последовательные входы данных SR и SL; четыре параллельных входа A, B, C и D; четыре выхода QА, QВ, QС и QD. Данные на выходах появляются при перепаде с 1 на 0 тактового импульса на входе CLK. Вход CLR' - сброс схемы в ноль. Для записи параллельного кода устанавливают S1=S0=1. Сигнал S1=0 осуществляет сдвиг влево, а S0=0 осуществляют сдвиг вправо. Для записи последовательного кода используют один из двух входов: SR или SL (SR - сдвиг кода вправо, SL - сдвиг кода влево). При записи данных через вход SR устанавливают S1=0, S0=1, а при значении S1=1, S0=0 происходит сдвиг вправо. При записи данных через вход SL установление сигналов S1, S0 противоположно, а сдвиг записанного кода будет влево.
2.2. Собираю схему:
Проверяю его работу.
2.2.1. Заношу в регистр параллельный код 1111, на вход SR подаю «0». Перехожу в режим сдвига влево и наблюдаю, что при сдвиге единицы постепенно заменяются нулями.
2.2.2. Заношу в регистр параллельный 1010, на вход SR подаю «1», перейдите в режим сдвига вправо. Нули постепенно заменяются единицами.
Вывод: изучили алгоритмы работы последовательных логических схем, научились строить счетчики с заданным коэффициентом пересчета.
Используемое оборудование: компьютер с необходимым программным обеспечением.
Размещено на Allbest.ru
Подобные документы
Эквивалентное преобразование электрических схем. Расчёт транзисторных схем. Факторы схемотехнической реализации счетчика. Проектирование JK-, T-триггеров и четырехразрядного счётчика. Исследование схемы счетчика на сложение с последовательным переносом.
контрольная работа [1,5 M], добавлен 13.06.2012Понятие и назначение счетчика, его параметры. Принцип построения суммирующего и вычитающего счетчика. Универсальность реверсивного счетчика. Счетчики и делители с коэффициентом пересчета, отличным от 2n. Счетчики со сквозным переносом (разные триггеры).
реферат [2,0 M], добавлен 29.11.2010Построение логической схемы счетчика в среде Max+Plus II с использованием редактора символов, моделирование ее работы с помощью эмулятора работы логических схем. Триггеры со статическим и динамическим управлением. Анализ алгоритма синтеза счетчиков.
лабораторная работа [128,3 K], добавлен 23.11.2014Интегральная микроэлектроника как элементная база дискретной техники. Применение биполярных и полевых транзисторов в качестве активных элементов цифровых микросхем. Выбор и обоснование структурной схемы суммирующего двоично-десятичного счетчика импульсов.
курсовая работа [702,9 K], добавлен 04.06.2010Подсчет числа сигналов, поступающих на вход реверсивного счетчика, фиксации числа в виде кода, хранящегося в триггерах. Разработка структурной и функциональной схем счетчика, выбор элементной базы устройства. Электрические параметры микросхемы КР1533.
курсовая работа [670,1 K], добавлен 07.01.2014Принцип работы и характеристика интегральных схем. Разработка модуля реверсивного счетчика с применением микросхем современных серий. Принципиальная схема модуля; расчет динамических параметров, потребляемой мощности, надежности; конструкция устройства.
курсовая работа [171,3 K], добавлен 25.11.2013Временные диаграммы работы статических и динамических регистров. Схема для исследования работы регистров. Принцип работы и диаграммы регистра сдвига вправо на D-триггерах. Реализация i-го разряда реверсивного сдвигового регистра, анализ функционирования.
лабораторная работа [429,4 K], добавлен 01.12.2011Анализ работы двоичного интегрального счетчика и двоично-десятичного дешифратора. Подключение неиспользуемых входов к шине питания, "общему" проводу или другому используемому входу. Анализ временной диаграммы дешифратора. Устройство счетчика Джонсона.
лабораторная работа [211,1 K], добавлен 18.06.2015Изучение структуры и алгоритмов работы асинхронных и синхронных триггеров. Суммирующие и вычитающие счетчики. Изменение коэффициента пересчета счетчиков. Временные диаграммы работы суммирующего счетчика. Логические сигналы на прямом и инверсном выходах.
лабораторная работа [614,9 K], добавлен 20.06.2011Структура и диаграмма работы генератора чисел как "черного ящика". Методы и способы построения ГЧ на базе счетчика Джонсона, сдвигового регистра, триггеров, двоичного и кольцевого счетчика. Выбор оптимального ГЧ в соответствии с критерием оптимизации.
курсовая работа [4,3 M], добавлен 13.11.2013