Полупроводниковые запоминающие устройства
Оперативные запоминающие устройства. Метод произвольного доступа. Основные требования, предъявляемые к оперативным запоминающим устройствам. Комплементарная транзисторная пара. Полная схема статического запоминающего элемента на основе триггеров.
Рубрика | Коммуникации, связь, цифровые приборы и радиоэлектроника |
Вид | лекция |
Язык | русский |
Дата добавления | 23.07.2013 |
Размер файла | 369,0 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Подобные документы
Накопители на магнитной ленте, накопители прямого доступа. Принципы работы накопителя на сменных магнитных дисках. Накопитель на гибких магнитных дисках. Накопитель на жестком магнитном диске - винчестер. Современные внешние запоминающие устройства.
курсовая работа [36,0 K], добавлен 08.05.2009Изучение принципа работы, основных переключательных характеристик и методов определения функциональных параметров элемента памяти. Устройство элемента памяти, построенного на биполярных двухэмиттерных транзисторах, используемого в интегральных схемах.
лабораторная работа [65,6 K], добавлен 08.11.2011Проектирование модуля оперативного запоминающего устройства и программы его тестирования, основные технические требования. Описание работы программы функционального контроля памяти, алгоритм теста. Программа тестирования устройства на ассемблере.
курсовая работа [56,7 K], добавлен 29.07.2009Характеристика проектирования устройства вычислительной техники. Расчёт количества микросхем памяти, распределение адресного пространства, построение структурной и принципиальной электрической схемы управления оперативного запоминающего устройства.
контрольная работа [848,1 K], добавлен 23.11.2010Основные этапы проектирования контрольной аппаратуры. Анализ цифрового вычислительного комплекса. Разработка устройства контроля ячеек постоянного запоминающего устройства с использованием ЭВМ. Описание функциональной схемы устройства сопряжения.
дипломная работа [1,9 M], добавлен 24.09.2012Проект структурной схемы микропроцессорной системы управления. Блок-схема алгоритма работы МПС; создание программы, обеспечивающей его выполнение. Распределение области памяти под оперативное и постоянное запоминающие устройства. Оценка ёмкости ПЗУ и ОЗУ.
курсовая работа [467,9 K], добавлен 21.05.2015Электронные ключи "Touch Memory". Карточка бесконтактная. Биометрическая идентификация. Контроллер. Устройства исполнительные. Требования к идентификации, к исполнительным устройствам, к устройствам контроля и управления доступом, к электропитанию.
реферат [21,3 K], добавлен 24.01.2009Буферные запоминающие устройства буквенно-цифровых СОИ. Функциональная схема модуля БЗУ емкостью 3Кх8. Вспомогательное запоминающее устройство телевизионных графических СОИ. Кодирование информации о графике знаков в ПЗУ знакогенераторов телевизионных СОИ.
контрольная работа [41,6 K], добавлен 01.12.2010Система управления технологическими процессами и оборудованием. Многоэмиттерный и полевой транзисторы. Логические элементы. Триггеры, дешифраторы, мультиплексор, регистр, счетчики, делитель частоты и запоминающие устройства. Функциональные узлы.
практическая работа [266,3 K], добавлен 03.03.2009Теоретические основы процессоров. Построение процессоров и их общая структура. Цифровые автоматы. Расчёт количества триггеров и кодирование состояний ЦА. Структурная схема управляющего устройства. Построение графа функционирования управляющего устройства.
курсовая работа [85,0 K], добавлен 08.11.2008Структурная схема устройства управления. Алгоритм работы микроконтроллера в его составе. Строение центрального процессорного элемента – микроконтроллера AVR семейства Classic. Принципиальная схема устройства, расчет временных параметров ее работы.
курсовая работа [636,5 K], добавлен 03.12.2013Разработка функциональной схемы. Назначение основных элементов коммутатора и принцип их работы. Последовательно-параллельный и параллельно-последовательный преобразователи, стробирующие регистры и дешифратор. Речевое и адресное запоминающие устройства.
курсовая работа [939,6 K], добавлен 27.04.2011Описание модели регистрового запоминающего устройства общего назначения и характеристика параметров его микропроцессора. Построение параметрического блока для хранения данных входного и выходного сдвигателя. Описание библиотек запоминающего устройства.
лабораторная работа [179,4 K], добавлен 02.04.2015Характеристика системы беспроводного удаленного доступа в телефонную сеть (WLL): функциональная схема радиосвязи, устройство и принцип работы станционного полукомплекта. Технические характеристики и схемотехника передающего устройства абонентской станции.
дипломная работа [2,9 M], добавлен 08.06.2012История развития устройств хранения данных на магнитных носителях. Доменная структура тонких магнитных пленок. Принцип действия запоминающих устройств на магнитных сердечниках. Исследование особенностей использования ЦМД-устройств при создании памяти.
курсовая работа [1,6 M], добавлен 23.12.2012Выпускаемые накопители информации. Основное описание внешних запоминающих устройств на гибких магнитных дисках. Физическое форматирование. Сущность накопителя на жестком магнитном диске. Описание работы стримера и оптических запоминающих устройств.
реферат [145,0 K], добавлен 26.11.2008Исследование абстрактного цифрового автомата Мили заданного устройства. Алгоритм его работы, таблицы прошивки и возбуждения постоянного запоминающего устройства. Составление функции возбуждения, функциональной и электрической принципиальной схемы.
курсовая работа [758,5 K], добавлен 18.02.2011Принципы проектирования комплекса технических средств автоматизированных систем управления. Требования, предъявляемые к специализированным устройствам, и затраты на их реализацию. Устройства кодирования графической информации. Графопостроители и табло.
реферат [616,3 K], добавлен 20.02.2011Триггерные устройства как функциональные элементы цифровых систем: устойчивые состояния электрического равновесия бистабильных и многостабильных триггеров. Структурные схемы и классификация устройств, нагрузки и быстродействие логических элементов.
реферат [247,1 K], добавлен 12.06.2009Разработка структуры многопроцессорного вычислительного комплекса с многовходовым оперативным запоминающим устройством. Характеристика структурной схемы МПВК: блок генерации сигналов, блок микропроцессора, блок сопряжения, памяти и контроллеров пуска.
курсовая работа [594,1 K], добавлен 25.12.2010