DVD-процессоры ESS ES4318, ES4408, ES4408FD

Использование микросхем для построения бытовых DVD-проигрывателей. Группировка выводов микросхем. Структурная схема подключения DVD-процессора ESS серии ES4xx8. Его основные функции и особенности. Обработка декодированного видеосигнала в микросхемах.

Рубрика Коммуникации, связь, цифровые приборы и радиоэлектроника
Вид доклад
Язык русский
Дата добавления 30.08.2012
Размер файла 229,0 K

Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.

Размещено на http://www.allbest.ru/

DVD-процессоры ESS ES4318, ES4408, ES4408FD

Микросхемы ES4318, ES4408, ES4408FD являются основой для построения бытовых DVD-проигрывателей. Высокая степень интеграции, программируемая архитектура, высокое качество обработки сигнала и небольшая стоимость позволяют производить аппараты, отвечающие современным требованиям качества.

Микросхемы построены на основе высокопроизводительного 32-разрядного RISC-процессора, который обеспечивает декодирование и обработку входного потока данных от DVD-привода, он также выполняет функции системного контроллера. Программное обеспечение микросхем может быть расширено за счет подключения внешнего ПЗУ. Для обработки декодированного видеосигнала в микросхемах используются встроенные фильтры и преобразователи, формирующие изображение высокого качества заданного формата. Разнообразие форматов записи изображения делает такую опцию особенно важной (например, для вывода DVD-фильма в системе PAL, записанного в системе NTSC). Выходное изображение формируется в виде, подходящем для использования совместно с широкой гаммой декодеров систем PAL и NTSC. Звуковые сигналы подаются на выходы микросхем в двух видах -- декодированном (готовом к непосредственному преобразованию в аналоговый сигнал с помощью ЦАП) и в виде необработанного цифрового потока (звукового потока, считанного с диска). Для передачи декодированной звуковой информации используется интерфейс I2S, а для передачи необработанного звукового потока - интерфейс S/PDIF. В этих микросхемах также реализован широкий набор интерфейсных функций, которые включают в себя декодирование команд дистанционного управления(от ИК приемника) и поддержку функций управляющей клавиатуры. Структурная схема подключения DVD-процессоров ESS серии ES4xx8 приведена на рис. 1.

Рис. 1 Структурная схема подключения DVD-процессоров ESS серии ES4xx8

Характеристики микросхем

Микросхема ES4318

Основные функции и особенности DVD-процессора ES4318:

выполнен в 208-выводном корпусе PQFP;

полная поддержка декодирования потоков MPEG-1 и MPEG-2; программируемая архитектура;

форматы дисков: DVD-Video, Audio CD, Video CD (VCD, VCD 2.0), Super Video CD (SVCD); поддержка системы DVD Navigation 1.0;

декодирование зонной защиты (CSS).

Функции обработки изображения:

преобразование формата изображения «Pan & Scan» и «Letterbox»;

технология SmartZoom, предоставляющая возможность масштабирования и панорамирования изображения;

технология SmartScale, позволяющая производить преобразования систем цветного телевидения (например, NTSC в PAL и др.);

технология SmartStream для исправления ошибок считывания данных с диска в режиме реального времени;

режимы проигрывания: замедленный, перемотка вперед, перемотка назад, покадровый и переход на заданный фрагмент;

поддержка функций караоке и субтитров;

экранное меню (OSD) в палитре 16 цветов, функция наложения с 16 степенями прозрачности; 8-битный компонентный выход в формате YUV.

Функции обработки звука:

декодирование потоков Dolby Digital в двухканальный поток РСМ;

декодер Dolby Pro Logic;

поддержка потоков РСМ до 24 бит/96 кГц;

одновременная работа цифрового стереовыхода и интерфейса S/PDIF;

встроенная поддержка технологии Sensaura Dolby Digital Virtual Surround; выход S/PDIF для звуковых потоков АС-3, DTS Digital и Linear PCM. микросхема процессор видеосигнал декодированный

Интерфейсные функции:

два интерфейса подключения DVD-привода: ATAPI или A/V bus; двунаправленный цифровой последовательный аудиоинтерфейс I2S; прямое управление приводом считывания диска; восемь многофункциональных портов ввода/вывода; единственный тактовый сигнал частотой 27 МГц;

поддержка до 2 Мбайт оперативной памяти типа SDRAM.

Микросхема ES4408

Большинство характеристик микросхемы ES4408 совпадают с соответствующими характеристиками микросхемы ES4318. В отличие от предыдущей, микросхема ES4408 имеет расширенные функции обработки звука:

декодирование потоков Dolby Digital в шестиканальный звуковой поток формата РСМ; декодирование многоканальных потоков MPEG в звуковой поток РСМ.

Кроме того, интерфейс микросхемы позволяет подключить к ней до 4 Мбайт оперативной памяти типа SDRAM или EDO DRAM.

Микросхема ES4408FD отличается от ES4408 встроенным декодером звуковых потоков формата DTS с поддержкой до 8 Мбайт оперативной памяти типа SDRAM.

Выводы микросхем сгруппированы по своему функциональному назначению (рис. 2):

Рис. 2. Группировка выводов микросхем

1...23 и 170...208 - интерфейс встроенного RISC-процессора; 24...52 -- интерфейс передачи аудиоданных (I2S, S/PDIF). 53...104 -- интерфейс подключения ПЗУ и ОЗУ; 105...119 -- интерфейс подключения видеокодера;

120...156-интерфейс ATAPI/DCI для подключения привода DVD; 157...169 - многофункциональные порты ввода/вывода.

Цепи общего провода микросхем подключены к следующим выводам: 8,17, 26, 34, 43, 52, 60, 67, 76, 84, 91, 98,103,112,120,129,138, 147,156,163,171,177,184,192, 200, 208.

Питающее напряжение подается на следующие выводы: 1, 9,18, 27, 35, 44, 51, 59, 68, 75, 83, 92, 99,104, 111,121,130,139,148,157,164, 172, 183,193,201.

Неиспользуемые выводы: 37, 38, 42, 202, 203.

Назначение выводов микросхемы ES4408FD представлено в табл. 1.

Таблица 1

Название

Номер

Режим

Описание

1, 9, 18, 27, 35, 44, 51, 59,

VCC

68, 75, 83, 92, 99, 104, 111,

Вход

Напряжение питания

121,130,139, 148, 157, 164,

172, 183, 193, 201

LA(0-21)

2-7, 10-16, 19-23, 204-207

Выход

Адресная шина интерфейса обмена с

внешними устройствами встроенного

RISC-процессора

8, 17, 26, 34, 43, 52, 60, 67,

76, 84, 91, 98, 103, 112,

VSS

120, 129, 138, 147, 156,

Вход

Общий провод

163, 171, 177, 184, 192,

200, 208

RE5ET#

24

Вход

Вход сигнала сброса, активный

уровень -- низкий

TDMDX

25

Выход

Линия передачи последовательных

данных интерфейса TDM

RSEL

Вход

Выбор размера слова внешнего ПЗУ

(0 -- 16 Бит, 1 -- 8 Бит)

TDMDR

28

Вход

Линия приема последовательных

данных интерфейса ТDМ

TDMCLK

29

Вход

Тактовый сигнал интерфейса TDM

TDMFS

30

Вход

Сигнал синхронизации блоков

данных интерфейса TDM

TDMTSC#

31

Выход

Сигнал включения передачи данных,

активный уровень - низкий

TWS

32

Выход

Сигнал выбора канала интерфейса

I2S (выходные каналы)

SEL_PLL1

Вход

Вход 2 выбора частоты выходного

синхросигнала (см. табл. 2)

TDS(0)

33

Выход

Линия передачи последовательных

данных интерфейса I2S (каналы 1 и 2)

SEL_PLLO

Вход

Вход 0 выбора частоты выходного

синхросигнала (см. табл. 2)

TDS (1)

36

Выход

Линия передачи последовательных

данных интерфейса I2S (каналы 3 и 4)

SEL_PLL1

Вход

Вход 1 выбора частоты выходного

синхросигнала (см. табл. 2)

TDS(2)

37

Выход

Линия передачи последовательных

данных интерфейса I2S (каналы 5 и 6)

TDS(3)

38

Выход

Линия передачи последовательных

данных интерфейса I2S (каналы 7 и 8)

MCLK

39

Вход/ Выход

Тактовый сигнал для звуковых ЦАП

ТBСК

40

Вход/Выход

Тактовый сигнал интерфейса I2S

(выходные каналы)

SPDIF_DOBM

41

Выход

Выход данных интерфейса S/PDIF

(IEC958)

SEL_PLL3

Вход

Выбор входного тактового сигнала (0

-- кварцевый генератор, 1 -- вход

DCLK)

Линия приема последовательных

RSD

45

Вход

данных интерфейса I2S (входной

стереосигнал)

RWS

46

Вход

Сигнал выбора канала интерфейса

I2S (входной канал)

RBCK

47

Вход

Тактовый сигнал интерфейса I2S

(входной канал)

APLLCAP

48

Вход

Вывод подключения внешнего

конденсатора (для синтезатора

частоты)

XIN

49

Вход

Вывод для подключения кварцевого

резонатора

XOUT

50

Выход

-- " -

DMA(O-11)

53-58,61-66

Выход

Сигналы выбора адреса для внешнего

динамического ОЗУ

DCAS#

69

Выход

Сигнал OAS (строб столбца) для

внешнего динамического ОЗУ,

активный уровень -- низкий

DOE#

70

Выход

Сигнал обращения к внешнему

динамическому ОЗУ, активный

уровень -- низкий

DSCK_EN

Вход

Сигнал разрешения подачи тактовых

импульсов на внешнее динамическое

ОЗУ, активный уровень -- низкий

DWE#

71

Выход

Сигнал записи во внешнее ОЗУ, активный

уровень низкий

Сигналы RAS (строб строки) для

DRAS(0-2)#

72-74

Выход

внешнего динамического ОЗУ,

активный уровень - низкий

DB(0-15)

77-82, 85-90, 93-96

Вход/Выход

Сигналы шины данных внешнего

ОЗУ

DCS(O-1)#

97,100

Выход

Сигналы выбора микросхемы для

ОЗУ типа SDRAM

DQM

101

Выход

Сигнал маскирования обмена

данными с ОЗУ

DSCK

102

Выход

Тактовый сигнал для ОЗУ типа

SDRAM

DCLK

105

Вход

Входной тактовый сигнал (частота

27,0 МГц)

Данные в формате YUV (8 бит) для

YUV(0-7)

106-110,113-115

Выход

видеокодера (интерфейс передачи

изображения)

Тактовый сигнал интерфейса

PCLK2XSCN

116

Вход/Выход

передачи изображения (режим

Doubled Screen) 27,0 МГц

PCLKQSCN

117

Вход/Выход

Тактовый сигнал интерфейса

передачи изображения

Кадровый синхросигнал интерфейса

передачи изображения,

VSYNC#

118

Вход/Выход

синхронизация по фронту или Выход

спаду импульса управляется

программно, активный уровень --

низкий

Строчный синхросигнал интерфейса

передачи изображения,

HSYNC#

119

Вход/выход

синхронизация по фронту или Выход

спаду импульса управляется

программно, активный уровень --

низкий

HD(0-15)

122-128,131-137, 140,141

Выход

Шина данных интерфейса устройства

воспроизведения дисков (DVD-

дисковода)

HCS1FX#

152

Выход

Сигнал выбора 1 интерфейса

устройства воспроизведения дисков

HCS3FX#

153

Выход

Сигнал выбора 3 интерфейса

устройства воспроизведения дисков

H1OCS16#

151

Вход

Сигнал запроса передачи данных в

16-битном режиме

HA(0-2)

154,155,158

вход/выход

Шина адреса интерфейса устройства

воспроизведения дисков

VPP

159

Вход

Пороговое напряжение защиты

HWR#/

149

Вход/выход

Сигнал записи интерфейса

DCI_ACK

устройства воспроизведения дисков,

сигнал подтверждения интерфейса

DCI

HRD#/

150

Выход, выход

Сигнал чтения интерфейса

устройства воспраизведения дисков,

DQ_CiK

тактовый сигнал интерфейса DС1

HWRQ#

142

Выход

Сигнал запроса записи

HRDQ#

143

Выход

Сигнал запроса чтения

HIRQ

144

Вход/выход

Сигнал прерывания

HRST#

145

Выход

Сигнал сброса

HIORDY

146

Вход

Сигнал I/O Ready

AUX(0-7)

160-162,165-169

Вход/выход

Восемь программно управляемых

линий ввода/вывода

Сигнал обращения к внешнему

LOE#

170

Выход

устройству интерфейса встроенного

RISC-процессора, активвыход ныи

уровень -- низкий

LCS(O-3)#

173-176

Выход

Выход Сигнал выбора внешнего

устройства, активный уровень --

низкий

LD(15-O)

178-182,185-191,194-197

Вход/выход

Шина данных интерфейса обмена с

внешними устройствами

LWRLL#

198

Выход

Сигнал записи младших 16 бит,

активный уровень ~~ низкий

LWRHL#

199

Выход

Сигнал записи старших 16 бит,

активный уровень - низкий

NC

37,38,42,202,23

--

Неподключенные выводы

Таблица 2

Частота

Сигнал

Частота

Сигнал

выходного

выходного

сигнала, МГц

SEL_PLLO

SEL_PLL1

SEL_PLL2

сигнала, МГц

SEL_PLLO

SELPLL1

SEL_PLL2

Отсутствует

0

0

0

121,5

0

0

1

27

1

0

0

81

1

0

1

Равна частоте

входного

0

1

0

94

0

1

1

сигнала

54

1

1

0

108

1

1

1

Размещено на Allbest.ru


Подобные документы

  • Интегральные микросхемы, сигналы. Такт работы цифрового устройства. Маркировка цифровых микросхем российского производства. Базисы производства цифровых интегральных микросхем. Типы цифровых интегральных микросхем. Схемотехника центрального процессора.

    презентация [6,0 M], добавлен 24.04.2016

  • Разработка программно-аппаратного комплекса (микропроцессорного контроллера) для тестирования интегральных микросхем. Функциональный контроль по принципу "годен" - "не годен". Параметры микроконтроллера КМ1816ВЕ51. Блок-схема алгоритма работы контроллера.

    курсовая работа [307,1 K], добавлен 16.07.2009

  • Обобщенная схема конечного цифрового автомата. Структурная и каскадная схема мультиплексора. Кодирование входных и выходных сигналов и состояний автомата. Схема разработанного цифрового устройства. Синтез дешифратора автомата. Выбор серии микросхем.

    контрольная работа [279,1 K], добавлен 07.01.2015

  • Расчет интегрального показателя качества аппаратуры. Структурный анализ аппаратуры на уровне микросхем. Распределение блоков и микросхем по типам. Влияние условий окружающей среды на интенсивность отказа аппаратуры. Проведение профилактических осмотров.

    курсовая работа [1,3 M], добавлен 07.02.2013

  • Изучение современных тенденций в области проектирования интегральных микросхем и полупроводниковых приборов. Анализ алгоритма создания интегральных микросхем в среде Cadence Virtuoso. Реализация логических элементов с использованием NMOS-транзисторов.

    курсовая работа [1,4 M], добавлен 08.11.2013

  • Полупроводниковые, пленочные и гибридные интегральные микросхемы. Микросхема как современный функциональный узел радиоэлектронной аппаратуры. Серии микросхем для телевизионной аппаратуры, для усилительных трактов аппаратуры радиосвязи и радиовещания.

    реферат [1,5 M], добавлен 05.12.2012

  • Выпуск и применение интегральных микросхем. Конструирование и технология толстопленочных гибридных интегральных микросхем. Коэффициент формы резисторов. Защита интегральных микросхем от механических и других воздействий дестабилизирующих факторов.

    курсовая работа [234,5 K], добавлен 17.02.2010

  • Микроэлектронные технологии производства больших интегральных микросхем и их логические элементы. Нагрузочные, динамические параметры, помехоустойчивость переходов микросхем с одноступенчатой логикой и их схемотехническая реализация на транзисторах.

    реферат [985,0 K], добавлен 12.06.2009

  • Анализ технологии изготовления плат полупроводниковых интегральных микросхем – такого рода микросхем, элементы которых выполнены в приповерхностном слое полупроводниковой подложки. Характеристика монокристаллического кремния. Выращивание монокристаллов.

    курсовая работа [2,0 M], добавлен 03.12.2010

  • Методика конструирования и технология толстопленочных гибридных интегральных микросхем, характеристика основных технологических операций и принципы выбора материала. Порядок расчета конденсаторов разрабатываемых микросхем, выбор и характеристика корпуса.

    курсовая работа [261,9 K], добавлен 08.03.2010

Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д.
PPT, PPTX и PDF-файлы представлены только в архивах.
Рекомендуем скачать работу.