Микросхема 1890КП1Я в модуле КСЕ8

Локальная вычислительная сеть. Модуль КСЕ8 на микросхеме 1890КП1Я. Конструктивное исполнение и тип корпуса. Электрическая структурная схема коммутатора для контроллера Ethernet. Классификация сетей, администрирование, протоколы Frame Relay, Token ring.

Рубрика Программирование, компьютеры и кибернетика
Вид контрольная работа
Язык русский
Дата добавления 25.05.2012
Размер файла 593,0 K

Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.

Размещено на http://www.allbest.ru/

Локальные сети

микросхема модуль локальная сеть

Локальная вычислительная сеть (ЛВС, локальная сеть, сленг. локалка; англ. Local Area Network, LAN) -- компьютерная сеть, покрывающая обычно относительно небольшую территорию или небольшую группу зданий (дом, офис, фирму, институт). Также существуют локальные сети, узлы которых разнесены географически на расстояния более 12 500 км (космические станции и орбитальные центры). Несмотря на такие расстояния, подобные сети всё равно относят к локальным.

Построение сети

Существует множество способов классификации сетей. Основным критерием классификации принято считать способ администрирования. То есть в зависимости от того, как организована сеть и как она управляется, её можно отнести к локальной, распределённой, городской или глобальной сети. Управляет сетью или её сегментом сетевой администратор. В случае сложных сетей их права и обязанности строго распределены, ведётся документация и журналирование действий команды администраторов.

Компьютеры могут соединяться между собой, используя различные среды доступа: медные проводники (витая пара), оптические проводники (оптические кабели) и через радиоканал (беспроводные технологии). Проводные связи устанавливаются через Ethernet, беспроводные -- через Wi-Fi, Bluetooth, GPRS и прочие средства. Отдельная локальная вычислительная сеть может иметь связь с другими локальными сетями через шлюзы, а также быть частью глобальной вычислительной сети (например, Интернет) или иметь подключение к ней.

Чаще всего локальные сети построены на технологиях Ethernet или Wi-Fi. Следует отметить, что ранее использовались протоколы Frame Relay, Token ring, которые на сегодняшний день встречаются всё реже, их можно увидеть лишь в специализированных лабораториях, учебных заведениях и службах. Для построения простой локальной сети используются маршрутизаторы, коммутаторы, точки беспроводного доступа, беспроводные маршрутизаторы, модемы и сетевые адаптеры. Реже используются преобразователи (конвертеры) среды, усилители сигнала (повторители разного рода) и специальные антенны.

Маршрутизация в локальных сетях используется примитивная, если она вообще необходима. Чаще всего это статическая либо динамическая маршрутизация (основанная на протоколе RIP). Иногда в локальной сети организуются рабочие группы -- формальное объединение нескольких компьютеров в группу с единым названием.

Сетевой администратор -- человек, ответственный за работу локальной сети или её части. В его обязанности входит обеспечение и контроль физической связи, настройка активного оборудования, настройка общего доступа и предопределённого круга программ, обеспечивающих стабильную работу сети.

Технологии локальных сетей реализуют, как правило, функции только двух нижних уровней модели OSI - физического и канального. Функциональности этих уровней достаточно для доставки кадров в пределах стандартных топологий, которые поддерживают LAN: звезда (общая шина), кольцо и дерево. Однако из этого не следует, что компьютеры, связанные в локальную сеть, не поддерживают протоколы уровней, расположенных выше канального. Эти протоколы также устанавливаются и работают на узлах локальной сети, но выполняемые ими функции не относятся к технологии LAN.

Сетевая модель OSI (англ. open systems interconnection basic reference model -- базовая эталонная модель взаимодействия открытых систем, сокр. ЭМВОС; 1978 г.) -- абстрактная сетевая модель для коммуникаций и разработки сетевых протоколов. Предлагает взгляд на компьютерную сеть с точки зрения измерений. Каждое измерение обслуживает свою часть процесса взаимодействия. Благодаря такой структуре совместная работа сетевого оборудования и программного обеспечения становится гораздо проще и прозрачнее.

В настоящее время основным используемым стеком протоколов является TCP/IP, разработанный ещё до принятия модели OSI и вне связи с ней.

Модель OSI

Тип данных

Уровень

Функции

Данные

7. Прикладной

Доступ к сетевым службам

6. Представительский

Представление и кодирование данных

5. Сеансовый

Управление сеансом связи

Сегменты

4. Транспортный

Прямая связь между конечными пунктами и надежность

Пакеты

3. Сетевой

Определение маршрута и логическая адресация

Кадры

2. Канальный

Физическая адресация

Биты

1. Физический

Работа со средой передачи, сигналами и двоичными данными

Адресация

В локальных сетях, основанных на протоколе IPv4, могут использоваться специальные адреса, назначенные IANA (стандарты RFC 1918 и RFC 1597):

10.0.0.0--10.255.255.255;

172.16.0.0--172.31.255.255;

192.168.0.0--192.168.255.255.

Такие адреса называют частными, внутренними, локальными или «серыми»; эти адреса не доступны из сети Интернет. Необходимость использовать такие адреса возникла из-за того, что при разработке протокола IP не предусматривалось столь широкое его распространение, и постепенно адресов стало не хватать. Для решения этой проблемы был разработан протокол IPv6, однако он пока малопопулярен. В различных непересекающихся локальных сетях адреса могут повторяться, и это не является проблемой, так как доступ в другие сети происходит с применением технологий, подменяющих или скрывающих адрес внутреннего узла сети за её пределами -- NAT или прокси дают возможность подключить ЛВС к глобальной сети (WAN). Для обеспечения связи локальных сетей с глобальными применяются маршрутизаторы (в роли шлюзов и файрволов).

Конфликт IP адресов -- распространённая ситуация в локальной сети, при которой в одной IP-подсети оказываются два или более компьютеров с одинаковыми IP-адресами. Для предотвращения таких ситуаций и облегчения работы сетевых администраторов применяется протокол DHCP, позволяющий компьютерам автоматически получать IP-адрес и другие параметры, необходимые для работы в сети TCP/IP.

Модуль КСЕ8 на микросхеме 1890КП1Я

Назначение. Схемо-технологическое исполнение. Область применения

Контроллер коммутатора Ethernet (ККЕ) предназначен для построения 8-портовых неуправляемых коммутаторов Ethernet, а также управляемых масштабируемых коммутаторов Ethernet с количеством портов от 8 до 105. ККЕ использует режим коммутации с буферизацией кадров, кадры буферизуются в статическом ЗУ объемом 2Мбайт. Порты контроллера выполнены по интерфейсу MII и требуют подключения внешних преобразователей физического интерфейса PHY. Для создания управляемых коммутаторов ККЕ имеет интерфейс шины PCI, через которую он может быть соединен с процессорным модулем. Ряд функций ККЕ доступны только при использовании процессорного модуля. Основные параметры микросхемы приведены в таблице 1.1.

Микросхема выполнена по КМОП-технологии (технология проектирования 0,35мкм).

Таблица 1.1

Основные параметры микросхемы

Условное обозначение микросхемы

1890КП1Я

Основное функциональное назначение

Коммутатор для контроллера

Ethernet 10/100

Классификационные параметры в нормальных климатических условиях, буквенное обозначение, единица измерения

Объем адресуемой памяти (физической), байт

Разрядность

адреса (физический), бит

19

данных, бит

32

Напряжение питания UCC1, В

3,3

Напряжение питания UCC2, В

2,5

Допустимое отклонение значения напряжения питания от номинала,

5

Максимальная динамическая потребляемая мощность, Вт

1,2

Максимальная тактовая частота, МГц

25

Обозначение комплекта конструкторской документации

ЮКСУ.431281.011

Обозначение схемы электрической структурной

ЮКСУ.431281.011Э1

Обозначение габаритного чертежа

ЮКСУ.431281.004ГЧ

Условное обозначение корпуса

480L L2 BGA

Обозначение описания образцов внешнего вида

ЮКСУ.431281.004Д2

Количество элементов в схеме электрической принципиальной

5 млн.

Конструктивное исполнение

Тип корпуса 480L L2 BGA. Схема расположения выводов микросхемы представлена на рисунке 2.1.

Рисунок 2.1 - Чертеж корпуса

Масса микросхемы не более 10 г.

Первый вывод микросхемы обозначен ключом.

Ключом является сферическая выемка, расположенная на крышке корпуса.

Тепловое сопротивление кристалл-корпус не более 10С/Вт.

Пример обозначения микросхем при заказе (в договоре на поставку):

Микросхема 1890ВГ1Я ЮКСУ.431281.011ТУ.

3 Допустимые воздействующие факторы при эксплуатации

Вибрационные нагрузки:

-диапазон частот, Гц 1-5000

-ускорение, м/cІ (g), не более 400 (40)

Многократные ударные нагрузки:

-ускорение, м/cІ (g), не более 1500 (150)

-длительность удара, мс 1-5

Одиночные ударные нагрузки:

-ускорение, м/cІ (g), не более 15000 (1500)

-длительность удара, мс 0,1-2,0

Линейные (центробежные) нагрузки:

-ускорение, м/cІ (g), не более 5000 (500)

Акустические шумы:

-диапазон частот, Гц 50-10000

-уровень звукового давления, дБ, не более 170

Температура окружающей среды, °С:

-верхнее значение 70°C

-нижнее значение минус 10°C

Относительная влажность воздуха не более 98% при плюс 35°C

Пониженное атмосферное давление, Па (мм рт. ст.) 1,3E-4 (1E-6)

Повышенное давление воздуха, атм 3

Соляной туман*

Среда, зараженная плесневыми грибами*

Иней и роса.*

Электрическая структурная схема коммутатора для контроллера Ethernet

Структурная электрическая схема микросхемы представлена на рисунке 4.1.

Таблица назначения выводов

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

A1

DGND

Вход

Земля для питания ядра микросхемы

A2

M1CLSN

Вход

Сигналы коллизии

A3

M1TXD[0]

Выход

Входные данные передатчика порта "1"

A4

DGND

Вход

Земля для питания ядра микросхемы

A5

M2TXD[1]

Выход

Входные данные передатчика порта "2"

A6

M2RXD[1]

Вход

Входные данные приемника порта "2"

A7

M2RXCLK

Вход

Тактовые сигналы приемников

A8

M3RXDV

Вход

Стробы входных данных приемников

A9

M3CRS

Вход

Сигналы присутствия несущей частоты

A10

M3_TXEN

Выход

Стробы выходных данных передатчиков

A11

DGND

Вход

Земля для питания ядра микросхемы

A12

M3TXD[0]

Выход

Входные данные передатчика порта "3"

A13

M4TXD[1]

Выход

Входные данные передатчика порта "4"

A14

DGND

Вход

Земля для питания ядра микросхемы

A15

M4RXD[1]

Вход

Входные данные приемника порта "4"

A16

M4RXERR

Вход

Сигналы ошибки приема данных

A17

M4RXCLK

Вход

Тактовые сигналы приемников

A18

M5RXDV

Вход

Стробы входных данных приемников

A19

M5CRS

Вход

Сигналы присутствия несущей частоты

A20

M5TXD[0]

Выход

Входные данные передатчика порта "5"

A21

DVCC

Вход

Питание ядра микросхемы +2.5 В

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

A22

M6RXD[3]

Вход

Входные данные приемника порта "6"

A23

DGND

Вход

Земля для питания ядра микросхемы

A24

M6TXD[1]

Выход

Входные данные передатчика порта "6"

A25

M6RXERR

Вход

Сигналы ошибки приема данных

A26

M7RXD[1]

Вход

Входные данные приемника порта "7"

A27

M6RXCLK

Вход

Тактовые сигналы приемников

A28

M7TXCLK

Вход /R0

Тактовые сигналы передатчиков

A29

DGND

Вход

Земля для питания ядра микросхемы

AA1

SDAT[3]

Вход/Выход

Линии данных статического ЗУ

AA2

SDAT[0]

Вход/Выход

Линии данных статического ЗУ

AA3

SDAT[2]

Вход/Выход

Линии данных статического ЗУ

AA4

SDAT[6]

Вход/Выход

Линии данных статического ЗУ

AA5

SDAT[10]

Вход/Выход

Линии данных статического ЗУ

AA25

RRX_D[17]

Вход

Линии данных дополнительной входной магистрали приемника

AA26

GND

Вход

Земля для питания входных и выходных буферов

AA27

RRX_CLK

Вход

Входной тактовый сигнал, синхронизирующий линии RRX_D[31:0], RRXAD[3:0] и RRXCNTRL

AA28

DVCC

Вход

Питание ядра микросхемы +2.5 В

AA29

RRX_D[8]

Вход

Линии данных дополнительной входной магистрали приемника

AB1

DGND

Вход

Земля для питания ядра микросхемы

AB2

DVCC

Вход

Питание ядра микросхемы +2.5 В

AB3

SDAT[9]

Вход/Выход

Линии данных статического ЗУ

AB4

SDAT[13]

Вход/Выход

Линии данных статического ЗУ

AB5

SRM_RW#

Выход

Сигнал чтения/записи статического ЗУ

AB25

RRX_D[15]

Вход

Линии данных дополнительной входной магистрали приемника

AB26

RRX_D[10]

Вход

Линии данных дополнительной входной магистрали приемника

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

AB27

RRX_D[13]

Вход

Линии данных дополнительной входной магистрали приемника

AB28

RRX_D[14]

Вход

Линии данных дополнительной входной магистрали приемника

AB29

DGND

Вход

Земля для питания ядра микросхемы

AC1

SDAT[8]

Вход/Выход

Линии данных статического ЗУ

AC2

DVCC

Вход

Питание ядра микросхемы +2.5 В

AC3

VCC

Вход

Питание входных и выходных буферов +3.3 В

AC4

GND

Вход

Земля для питания входных и выходных буферов

AC5

SRM_OE#

Выход

Сигнал разрешения выходных буферов статического ЗУ

AC25

RRX_D[9]

Вход

Линии данных дополнительной входной магистрали приемника

AC26

RRX_D[7]

Вход

Линии данных дополнительной входной магистрали приемника

AC27

RRX_D[4]

Вход

Линии данных дополнительной входной магистрали приемника

AC28

RRX_D[11]

Вход

Линии данных дополнительной входной магистрали приемника

AC29

RRX_D[0]

Вход

Линии данных дополнительной входной магистрали приемника

AD1

SDAT[12]

Вход/Выход

Линии данных статического ЗУ

AD2

TXDAT[31]

Выход

Линии данных передатчика

AD3

SDAT[14]

Вход/Выход

Линии данных статического ЗУ

AD4

SDAT[16]

Вход/Выход

Линии данных статического ЗУ

AD5

SDAT[22]

Вход/Выход

Линии данных статического ЗУ

AD25

RRX_D[2]

Вход

Линии данных дополнительной входной магистрали приемника

AD26

VCC

Вход

Питание входных и выходных буферов +3.3 В

AD27

RRX_D[3]

Вход

Линии данных дополнительной входной магистрали приемника

AD28

RRX_D[5]

Вход

Линии данных дополнительной входной магистрали приемника

AD29

RRX_D[6]

Вход

Линии данных дополнительной входной магистрали приемника

AE1

SDAT[5]

Вход/Выход

Линии данных статического ЗУ

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

AE2

DVCC

Вход

Питание ядра микросхемы +2.5 В

AE3

SDAT[19]

Вход/Выход

Линии данных статического ЗУ

AE4

GND

Вход

Земля для питания входных и выходных буферов

AE5

SDAT[27]

Вход/Выход

Линии данных статического ЗУ

AE6

SBWE#[1]

Выход

Линии разрешения записи байтов в статическое ЗУ

AE7

SADR[1]

Выход

Линии адреса статического ЗУ

AE8

SADR[4]

Выход

Линии адреса статического ЗУ

AE9

SADR[8]

Выход

Линии адреса статического ЗУ

AE10

GND

Вход

Земля для питания входных и выходных буферов

AE11

SADR[16]

Выход

Линии адреса статического ЗУ

AE12

AD[4]

Вход/Выход

Мультиплексированная шина адреса/данных

AE13

AD[6]

Вход/Выход

Мультиплексированная шина адреса/данных

AE14

AD[12]

Вход/Выход

Мультиплексированная шина адреса/данных

AE15

GND

Вход

Земля для питания входных и выходных буферов

AE16

AD[21]

Вход/Выход

Мультиплексированная шина адреса/данных

AE17

AD[27]

Вход/Выход

Мультиплексированная шина адреса/данных

AE18

AD[31]

Вход/Выход

Мультиплексированная шина адреса/данных

AE19

PAR

Вход/Выход

Сигнал четности для линий AD[31:0] и CBE[3:0]

AE20

PCI_CLK

Вход

Тактовый сигнал шины PCI (33МГц или 66МГц)

AE21

IDSEL

Вход

Выбор ККЕ в конфигурационном пространстве PCI

AE22

CBE#[3]

Вход

Команда/Разрешение обращения к байтам

AE23

JT_TMS

Вход/R1

Линия выбора режима JTAG

AE24

JT_TDI

Вход/R1

Линия последовательных входных данных

AE25

RRX_D[1]

Вход

Линии данных дополнительной входной магистрали приемника

AE26

RRXCNTRL

Вход

Сигнал, указывающий - данные или команды передаются на линиях RRX_D[31:0]. Уровень «0» соответствует передаче команды, уровень «1» соответствует передаче данных

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

AE27

RRXAD[2]

Вход

Линии, по которым передается адрес источника текущего слова, передаваемого по линиям RRX_D[31:0]

AE28

RRXAD[3]

Вход

Линии, по которым передается адрес источника текущего слова, передаваемого по линиям RRX_D[31:0]

AE29

RRXAD[1]

Вход

Линии, по которым передается адрес источника текущего слова, передаваемого по линиям RRX_D[31:0]

AF1

SDAT[15]

Вход/Выход

Линии данных статического ЗУ

AF2

SDAT[17]

Вход/Выход

Линии данных статического ЗУ

AF3

SDAT[20]

Вход/Выход

Линии данных статического ЗУ

AF4

GND

Вход

Земля для питания входных и выходных буферов

AF5

GND

Вход

Земля для питания входных и выходных буферов

AF6

SDAT[31]

Вход/Выход

Линии данных статического ЗУ

AF7

SBWE#[2]

Выход

Линии разрешения записи байтов в статическое ЗУ

AF8

SADR[5]

Выход

Линии адреса статического ЗУ

AF9

SADR[9]

Выход

Линии адреса статического ЗУ

AF10

SADR[12]

Выход

Линии адреса статического ЗУ

AF11

SADR[17]

Выход

Линии адреса статического ЗУ

AF12

AD[2]

Вход/Выход

Мультиплексированная шина адреса/данных

AF13

AD[5]

Вход/Выход

Мультиплексированная шина адреса/данных

AF14

AD[10]

Вход/Выход

Мультиплексированная шина адреса/данных

AF15

AD[16]

Вход/Выход

Мультиплексированная шина адреса/данных

AF16

AD[20]

Вход/Выход

Мультиплексированная шина адреса/данных

AF17

AD[25]

Вход/Выход

Мультиплексированная шина адреса/данных

AF18

AD[28]

Вход/Выход

Мультиплексированная шина адреса/данных

AF19

INTA#

Выход

Сигнал прерывания

AF20

GND

Вход

Земля для питания входных и выходных буферов

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

AF21

CBE#[2]

Вход

Команда/Разрешение обращения к байтам

AF22

GND

Вход

Земля для питания входных и выходных буферов

AF23

EE_CS#

Выход

Сигнал выборки ППЗУ

AF24

RS_IN

Вход

Вход последовательных данных

AF25

RRXAD[0]

Вход

Линии, по которым передается адрес источника текущего слова, передаваемого по линиям RRX_D[31:0]

AF26

GND

Вход

Земля для питания входных и выходных буферов

AF27

GND

Вход

Земля для питания входных и выходных буферов

AF28

DVCC

Вход

Питание ядра микросхемы +2.5 В

AF29

RS_OUT

Выход /R1

Выход последовательных данных

AG1

SDAT[11]

Вход/Выход

Линии данных статического ЗУ

AG2

DGND

Вход

Земля для питания ядра микросхемы

AG3

VCC

Вход

Питание входных и выходных буферов +3.3 В

AG4

SDAT[21]

Вход/Выход

Линии данных статического ЗУ

AG5

VCC

Вход

Питание входных и выходных буферов +3.3 В

AG6

SDAT[29]

Вход/Выход

Линии данных статического ЗУ

AG7

SBWE#[3]

Выход

Линии разрешения записи байтов в статическое ЗУ

AG8

SADR[2]

Выход

Линии адреса статического ЗУ

AG9

SADR[7]

Выход

Линии адреса статического ЗУ

AG10

SADR[13]

Выход

Линии адреса статического ЗУ

AG11

SADR[15]

Выход

Линии адреса статического ЗУ

AG12

AD[1]

Вход/Выход

Мультиплексированная шина адреса/данных

AG13

VCC

Вход

Питание входных и выходных буферов +3.3 В

AG14

AD[9]

Вход/Выход

Мультиплексированная шина адреса/данных

AG15

AD[14]

Вход/Выход

Мультиплексированная шина адреса/данных

AG16

AD[19]

Вход/Выход

Мультиплексированная шина адреса/данных

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

E28

DVCC

Вход

Питание ядра микросхемы +2.5 В

E29

DGND

Вход

Земля для питания ядра микросхемы

F1

M0RXD[2]

Вход

Входные данные приемника порта "0"

F2

M1RXD[2]

Вход

Входные данные приемника порта "1"

F3

VCC

Вход

Питание входных и выходных буферов +3.3 В

F4

M1RXDV

Вход

Стробы входных данных приемников

F5

M1RXERR

Вход

Сигналы ошибки приема данных

F25

M7CLSN

Вход

Сигналы коллизии

F26

VCC

Вход

Питание входных и выходных буферов +3.3 В

F27

M7_TXEN

Выход

Стробы выходных данных передатчиков

F28

M7FD

Вход

Сигналы режима дуплексности порта

F29

RXDAT[25]

Вход

Линии данных основной входной магистрали приемника

G1

TX_ADR[2]

Выход

Линии, по которым передается адрес источника текущего слова, передаваемого по линиям TXDAT[31:0]

G2

M0FD

Вход

Сигналы режима дуплексности порта

G3

M0CRS

Вход

Сигналы присутствия несущей частоты

G4

M0RXCLK

Вход

Тактовые сигналы приемников

G5

M1RXD[3]

Вход

Входные данные приемника порта "1"

G25

M7LINK

Вход

Сигналы наличия соединения

G26

M7TXD[2]

Выход

Входные данные передатчика порта "7"

G27

M7TXD[0]

Выход

Входные данные передатчика порта "7"

G28

M7TXD[3]

Выход

Входные данные передатчика порта "7"

G29

RXDAT[19]

Вход

Линии данных основной входной магистрали приемника

H1

M0TXD[0]

Выход

Входные данные передатчика порта "0"

H2

M0RXDV

Вход

Стробы входных данных приемников

H3

M0CLSN

Вход

Сигналы коллизии

Номер вывода

Обозначение

вывода

Тип

вывода

Назначение вывода

H4

M0RXERR

Вход

Сигналы ошибки приема данных

H5

GND

Вход

Земля для питания входных и выходных буферов

H25

RXDAT[30]

Вход

Линии данных основной входной магистрали приемника

H26

GND

Вход

Земля для питания входных и выходных буферов

H27

RXDAT[31]

Вход

Линии данных основной входной магистрали приемника

H28

RXDAT[29]

Вход

Линии данных основной входной магистрали приемника

H29

DGND

Вход

Земля для питания ядра микросхемы

J1

DGND

Вход

Земля для питания ядра микросхемы

J2

M0RXD[0]

Вход

Входные данные приемника порта "0"

J3

VCC

Вход

Питание входных и выходных буферов +3.3 В

J4

GND

Вход

Земля для питания входных и выходных буферов

J5

M0RXD[1]

Вход

Входные данные приемника порта "0"

J25

RXDAT[28]

Вход

Линии данных основной входной магистрали приемника

J26

RXDAT[26]

Вход

Линии данных основной входной магистрали приемника

J27

RXDAT[27]

Вход

Линии данных основной входной магистрали приемника

J28

RXDAT[24]

Вход

Линии данных основной входной магистрали приемника

J29

RXDAT[13]

Вход

Линии данных основной входной магистрали приемника

K1

TXDAT[4]

Выход

Линии данных передатчика

K2

M0TXD[1]

Выход

Входные данные передатчика порта "0"

K3

M0_TXEN

Выход

Стробы выходных данных передатчиков

K4

MC_RST#

Выход

Сигнал сброса приемопередатчиков PHY

K5

M0RXD[3]

Вход

Входные данные приемника порта "0"

K25

RXDAT[22]

Вход

Линии данных основной входной магистрали приемника

K26

RXDAT[20]

Вход

Линии данных основной входной магистрали приемника

Размещено на http://www.allbest.ru/


Подобные документы

  • Четкое распознавание коллизий всеми станциями сети как необходимое условие корректной работы сети Ethernet. Программы, имитирующие работу станции в компьютерной сети стандарта Ethernet и Token Ring. Имитация работы сетей, из пропускной способности.

    курсовая работа [36,6 K], добавлен 24.06.2013

  • Token ring как технология локальной вычислительной сети (LAN) кольца с "маркерным доступом" - протокол локальной сети на канальном уровне (DLL) модели OSI. Логическая организация станций Token ring в кольцевую топологию с данными. Описание метода доступа.

    лекция [168,8 K], добавлен 15.04.2014

  • Ключевые особенности и принципы работы Frame Relay (FR). Виртуальные каналы, их виды. Преимущества реализации технологии FR. Дополнение традиционных мультиплексоров интерфейсами FR для информационных устройств как обычный способ реализации частной сети.

    курсовая работа [884,7 K], добавлен 20.12.2015

  • Особенности технологии Token Ring. Свойство отказоустойчивости, процедуры контроля работы сети, использующие обратную связь кольцеобразной структуры. Маркерный метод доступа к разделяемой среде. Формат маркера сети Token Ring, байта управления доступом.

    курсовая работа [755,3 K], добавлен 21.07.2012

  • Роль компьютерных сетей, принципы их построения. Системы построения сети Token Ring. Протоколы передачи информации, используемые топологии. Способы передачи данных, средства связи в сети. Программное обеспечение, технология развертывания и монтажа.

    курсовая работа [279,7 K], добавлен 11.10.2013

  • Классическая технология коммутации пакетов. Взаимоотношения между объектами сети Х.25. Сквозная передача между устройствами DTE. Первые предложения по стандартам протокола Frame Relay. Процесс передачи данных через коммутируемые виртуальные каналы.

    доклад [2,0 M], добавлен 12.01.2011

  • Общие сведения о глобальных сетях с коммутацией пакетов, построение и возможности сетей, принцип коммутации пакетов с использованием техники виртуальных каналов. Характеристики и возможности коммутаторов сетей, протоколы канального и сетевого уровней.

    курсовая работа [2,0 M], добавлен 26.08.2010

  • Обзор и анализ возможных технологий построения сети: Ethernet, Token Ring, FDDI, Fast Ethernet. Основные виды кабелей и разъемов. Выбор архитектуры, топологии ЛВС; среды передачи данных; сетевого оборудования. Расчет пропускной способности локальной сети.

    дипломная работа [476,4 K], добавлен 15.06.2015

  • Характеристика особенностей ведомственных и государственных сетей. Ethernet, Arcnet, Token Ring. Расположение таблицы "Данные о начисленной амортизации по месяцам" на рабочем листе Первоначальная стоимость. Сводная ведомость начислений за квартал.

    курсовая работа [1,2 M], добавлен 23.04.2013

  • Структура локальной и глобальной сетей, их топология и архитектура. Сетевые технологии Ethernet, Archnet, Token Ring, FDDI. Виды и особенности сетевых операционных систем. Характеристика сети Internet и ее служб: электронная почта, поисковые системы.

    учебное пособие [3,6 M], добавлен 15.01.2010

Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д.
PPT, PPTX и PDF-файлы представлены только в архивах.
Рекомендуем скачать работу.